| 詳細(xì)內(nèi)容: |
1. 綜述
SFISA-7012卡是ISA 總線的多功能模入模出接口卡,可方便地應(yīng)用于裝有ISA 總線插槽的微機(jī)。PC操作系統(tǒng)可選用目前流行的 Windows 系列、Unix等多種操作系統(tǒng)以及專業(yè)數(shù)據(jù)采集分析軟件LabVIEW 、LabWindows/CVI等環(huán)境。
SFISA-7012 多功能模入模出接口卡安裝使用方便,程序編制簡單。使用時只需將接口卡插入機(jī)內(nèi)任一ISA總線插槽中。其模擬模入模出信號均由卡上的37芯D 型插座與外部信號源進(jìn)行連接。
模入部分:用戶可根據(jù)實際需要選擇單端或雙端輸入方式。輸入通道切換可設(shè)置成任意連續(xù)通道間自動切換或由用戶程序切換(B型卡)。
本卡的A/D觸發(fā)方式可以選用程序觸發(fā)、定時器觸發(fā)、間歇定時觸發(fā)、外時鐘同步觸發(fā)、外門控觸發(fā)等觸發(fā)方式。系統(tǒng)通過查詢板上AD轉(zhuǎn)換完成狀態(tài)、響應(yīng)AD轉(zhuǎn)換完成中斷的方式實現(xiàn)與板卡的通訊和數(shù)據(jù)交換。
數(shù)字量輸入輸出部分:有16路數(shù)字量輸入和16 路數(shù)字量輸出接口,采用40P扁平帶纜與外部設(shè)備連接,也可經(jīng)轉(zhuǎn)換電纜從37芯D 型插座輸出。其中數(shù)字量輸出具有鎖存功能。16 路數(shù)字量輸出還具有加電自動清零功能。
定時/計數(shù)器部分:裝有6路16位字長的定時/計數(shù)通道,以及2MHz 的基準(zhǔn)時鐘。其中三路定時/計數(shù)器通道主要是為本卡的A/D 轉(zhuǎn)換提供幾種定時觸發(fā)A/D方式,用戶能使用其中1個通道實現(xiàn)定時中斷.另外3路定時/計數(shù)通道可全部提供給用戶使用。 其中2路定時/計數(shù)器通道及聯(lián)起來用來對外部脈沖進(jìn)行計數(shù), 另1路定時/計數(shù)器通道即可計數(shù), 也可輸出定時時鐘.
2. 技術(shù)參數(shù)
2.1 模入部分(以下簡稱A/D)
; A/D通道數(shù):單端16路、雙端8路;
; A/D信號范圍:0V~5V; 0V~10V; -2.5V~+2.5V; -5V~+5V; -10V~+10V;
; 輸入阻抗:≥ 10MΩ
; A/D轉(zhuǎn)換分辨率:12位
; 通道切換:自動(A型卡);程序控制(B型卡);
; 放大器建立時間:7uS (0.01%)
; A/D轉(zhuǎn)換系統(tǒng)通過率:50KHz
; A/D觸發(fā)方式:程序觸發(fā);定時觸發(fā);間歇定時觸發(fā);外時鐘觸發(fā);外門控定時觸發(fā);
; A/D通訊方式:A/D轉(zhuǎn)換結(jié)束中斷、程序查詢;
; A/D轉(zhuǎn)換非線性誤差:±1LSB
; A/D轉(zhuǎn)換輸出碼制:單極性原碼 雙極性偏移碼;
; 系統(tǒng)誤差:≤±0.05% F.S
2.2 數(shù)字量輸入輸出部分(以下簡稱DI/DO)
; DI:16路; DO:16路;
; 輸入輸出電平:TTL/CMOS電平兼容;
2.3 定時/計數(shù)器部分
; 基準(zhǔn)時鐘:2MHz,占空比50%
; 定時/計數(shù)通道:6個16位定時/計數(shù)通道,分別在2片82c54上(82c54A和82c54B);
; 82c54A 的1、2通道用于定時觸發(fā)A/D轉(zhuǎn)換(A型卡)
; 82c54A 的1、2通道用于控制精確定時間長度計數(shù)(以下簡稱定時長計數(shù))
82c54B 的1、2通道全部提供用戶用于級連精確定時長計數(shù); (B型卡)
; 82c54B 的0通道對用戶全部開放用于輸出定時脈沖或計數(shù); (B型卡)
; 82c54A 的0通道對用戶部分開放用于定時時鐘中斷;
2.4 電源功耗
; + 5V ≤ 300mA
; +12V ≤ 50mA
; -12V ≤ 50mA
2.5 使用環(huán)境要求
工作溫度:10℃~40℃; 相對濕度:40%~80%; 存貯溫度:-55℃~+85℃;
2.6 外型尺寸( 不含檔板 )
外型尺寸(不含檔板):長×高=157mm×98mm
3. 工作原理
SFISA-7012多功能模入模出接口卡主要由模數(shù)轉(zhuǎn)換電路、數(shù)模轉(zhuǎn)換電路、A/D數(shù)據(jù)存儲電路、數(shù)字量輸入輸出電路,定時/計數(shù)電路和接口控制邏輯電路構(gòu)成。
|
|